Microcontrolador CISC de 32 bit en encapsulados QFP y LGA

Fecha: Vie, 23/01/2009 - 14:09

Renesas Technology Europe anuncia la disponibilidad de nuevas versiones en encapsulados QFP de 64 pines, QFP de 80 pines y LGA de 5.5 x 5.5 mm y 100 pines de su microcontrolador R32C/111 CISC de 32 bit

Microcontrolador CISC de 32 bit en encapsulados QFP y LGA

La serie R32C/100 es la gama de productos ‘top-level’ de la Plataforma M16C, que es un microcontrolador CISC (Complex Instruction Set Computer). El núcleo es “upward” compatible con los núcleos CPU existentes y también ofrece mejoras en rendimiento de proceso y eficiencia de uso de bus y código.
Los dispositivos R32C/111 LGA se presentan en un pequeño encapsulado LGA (5.5 x 5.5 mm) de 100 pines y se convierten en la solución más pequeña con la mayor memoria Flash que Renesas puede ofrecer para un MCU CISC de 32 bit. Los nuevos encapsulados son escalables con memoria Flash y RAM integrada en densidades de 256 / 32 a 512 / 63 kB.
“Estas unidades con pequeña cantidad de pines, que se unen a la línea de productos R32C, con facilidad de uso y el coste de R32C/111 eliminan todos los obstáculos para beneficiarse de un MCU CISC de 32 bit”, comenta Bernd Westhoff, Product Marketing Manager de la División CIB de Renesas. “Además, creemos que el nuevo encapsulado R32C/111 LGA es el dispositivo CISC de 32 bit más pequeño con memoria Flash de hasta 512 kB y es ideal para aplicaciones con restricciones de espacio, como un módulo Bluetooth o soluciones de electrónica de consumo portátiles, donde la miniaturización es un criterio esencial”.
Los microcontroladores de 64 / 80 pines son idóneos para tareas de control de motor, donde un FPU es una característica obligatoria para soportar control vectorial efectivo. También están especialmente indicados para aplicaciones de medición donde se requiera un módem vía software. El encapsulado LGA de 100 pines es particularmente atractivo para aplicaciones portátiles como cámaras digitales y módulos Bluetooth.
El grupo R32C/111 tiene una frecuencia operativa máxima de 50 MHz que, en combinación con mejoras en la arquitectura de núcleo CPU, alcanza un rendimiento de proceso de 42 DMIPS que ejecutan código desde Flash embebida. También incorpora un multiplicador de 32 bit on-chip, unidad de punto de flotación (FPU) y un ‘barrel shifter’ de 32 bit para mejorar drásticamente el rendimiento de proceso de operación. Un bus de memoria de 64 bit on-chip ayuda a mejorar la eficiencia de bus.
Los microcontroladores incluyen una amplia variedad de funciones periféricas integradas, incluyendo un temporizador watchdog, temporizadores de elevada funcionalidad y cuatro canales de controlador DMA. Las características se completan con nueve USART escalables, 26 canales de convertidor A/D de 10 bit, dos canales de convertidor D/A de 8 bit, un circuito de cálculo CRC para mejorar la fiabilidad de los datos de comunicación y un circuito convertidor X-Y que soporta rotación de elevada velocidad o ampliación de datos de imagen.
El nuevo emulador de depuración on-chip E8a, que se puede emplear como un programador Flash, se encuentra disponible en un entorno de desarrollo de bajo coste. Para requerimientos superiores de depuración se podría emplear el E30A.

valorar este articulo:
Su voto: Nada

Enviar un comentario nuevo

Datos Comentario
El contenido de este campo se mantiene como privado y no se muestra públicamente.
Datos Comentario
Datos Comentario
Enviar